

## **PROGRAMA DE CURSO**

| Código                                     | Nombre                |                              |                                  |                |                  |
|--------------------------------------------|-----------------------|------------------------------|----------------------------------|----------------|------------------|
| CC4301                                     | Arqui                 | Arquitectura de Computadores |                                  |                |                  |
| Nombre en                                  | Nombre en Inglés      |                              |                                  |                |                  |
| Computer                                   | Computer Architecture |                              |                                  |                |                  |
| SCT                                        |                       | Unidades                     | Horas de                         | Horas Docencia | Horas de Trabajo |
| 301                                        |                       | Docentes                     | Cátedra                          | Auxiliar       | Personal         |
| 6 10 3                                     |                       | 3                            | 1,5                              | 5,5            |                  |
| Requisitos                                 |                       |                              | Carácter del Curso               |                |                  |
| CC3301 Programación de Software de Sistema |                       |                              | Obligatorio para Licenciatura en |                |                  |
| Computación.                               |                       |                              |                                  |                |                  |
| Resultados de Aprendizaje                  |                       |                              |                                  |                |                  |

Al término del curso, el alumno demuestra que diseña circuitos digitales, a base de sus propios circuitos y circuitos estándar. Identifica y escribe código ensemblador x86, lee código ensemblador SPARC. Explica el funcionamiento de un chip de memoria y una CPU moderna. Y comprende el funcionamiento de los dispositivos de Entrada/Salida e interfaces de comunicación.

| Metodología Docente                                                                             | Evaluación General                                                                                                                                                                                        |
|-------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Clases expositivas y tareas individuales de diseño de hardware, y de programación a bajo nivel. | La evaluación se basa en 3 controles y un examen más 3 o más tareas.  Se sigue la ponderación que se plantea a continuación:  NC = (C1+C2+C3)/3*60% + Ex*40%  NT = (NT1+NT2++NTn)/n  NF = 0,7*NC + 0,3*NT |
|                                                                                                 |                                                                                                                                                                                                           |



## **Unidades Temáticas**

| Número                                                                                                                                                | Nombre de la Unidad Durac |                                                                                                                                               | ción en Semanas |                                  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|-----------------|----------------------------------|
| 1                                                                                                                                                     | Métodos de dise           | ño de circuitos digitales                                                                                                                     | 4               |                                  |
|                                                                                                                                                       | Contenidos                | Resultados de Aprendizajes de la<br>Unidad                                                                                                    |                 | Referencias a<br>la Bibliografía |
| Boole, tablas<br>algebraica, t                                                                                                                        | •                         | Al término de la unidad se es que el alumno: - Diseñe circuitos combinacio y secuenciales sencillos. D circuitos complejos usando di modular. | nales<br>iseña  |                                  |
| Circuitos secuenciales: diagramas de tiempo, flip-flops, circuitos síncronos, circuitos semi-síncronos, diagramas de estado, tiempos de retardo.      |                           |                                                                                                                                               |                 |                                  |
| Implementación de flip-flops:<br>flip/flops R/S, latch y data.                                                                                        |                           |                                                                                                                                               |                 |                                  |
| <b>Diseño modular de circuitos</b> : diseño en paralelo, en serie y en cascada. Ejemplos: registros, decodificadores, multiplexores, multiplicadores. |                           |                                                                                                                                               |                 |                                  |

| Número                                                                                                                                           | Nombre de la Unidad |                                                                                                                                                      | Duración en Semanas |                                  |
|--------------------------------------------------------------------------------------------------------------------------------------------------|---------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------|----------------------------------|
| 2                                                                                                                                                | Arquitectura lóg    | ica de un computador.                                                                                                                                | 3                   |                                  |
| Contenidos                                                                                                                                       |                     | Resultados de Aprendizajes de la<br>Unidad                                                                                                           |                     | Referencias a<br>la Bibliografía |
| Representación binaria de enteros sin signo y con signo, aritmética binaria sin signo y con signo, conversión entre palabras de distinto tamaño. |                     | Al término de la unidad se espe<br>que el alumno: - Utilice la representación bina<br>de enteros. Lee y escribe códig<br>ensamblador x86, lee código | ria                 |                                  |
| Arquitecturas CISC: conjunto de instrucciones de x86.  Arquitecturas RISC: conjunto de instrucciones de Sparc.                                   |                     | ensamblador SPARC.                                                                                                                                   |                     |                                  |



| Número                                                                                                                                 | Nombre de la Unidad Durac             |                                                                                                              | ción en Semanas |                                  |
|----------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|--------------------------------------------------------------------------------------------------------------|-----------------|----------------------------------|
| 3                                                                                                                                      | Arquitectura física de un Computador. |                                                                                                              | 3               |                                  |
| Contenidos                                                                                                                             |                                       | Resultados de Aprendizajes de la<br>Unidad                                                                   |                 | Referencias a<br>la Bibliografía |
| La memoria: memoria estática (SRAM), memoria dinámica (DRAM, SDRAM, DDR-SDRAM), memoria ROM, memoria FLASH, el controlador de memoria. |                                       | Al término de la unidad se es que el alumno: - Comprenda el funcionamient un chip de memoria y una sencilla. | to de           |                                  |
| <b>La CPU</b> : ALU, Unidad de Control,<br>Banco de registros, Interfaz con el<br>bus.                                                 |                                       |                                                                                                              |                 |                                  |

| Número                                                                                                                        | Nombre de la Unidad Durac         |                                                                 | ción en Semanas |                                  |
|-------------------------------------------------------------------------------------------------------------------------------|-----------------------------------|-----------------------------------------------------------------|-----------------|----------------------------------|
| 4                                                                                                                             | Entr                              | ada/Salida                                                      | 2               |                                  |
| Contenidos                                                                                                                    |                                   | Resultados de Aprendizajes de la<br>Unidad                      |                 | Referencias a<br>la Bibliografía |
| <b>E/S mapeada en memoria</b> : botones e indicadores luminosos, <i>busy-waiting</i> , visor de calculadora, controladores de |                                   | Al término de la unidad se es que el alumno:                    | spera           |                                  |
| E/S.                                                                                                                          |                                   | - comprenda el funcionamient<br>los dispositivos de Entrada/Sal |                 |                                  |
| Interfaces de comunicación: puertas paralelas, puertas seriales.                                                              |                                   | interfaces de comunicación.                                     |                 |                                  |
|                                                                                                                               | avanzados de E/S: s, canales DMA. |                                                                 |                 |                                  |

| Número                                                                                            | Nombre de la Unidad Durac |                                   | ción en Semanas |                 |
|---------------------------------------------------------------------------------------------------|---------------------------|-----------------------------------|-----------------|-----------------|
| 5                                                                                                 | Arquitecturas Avanzadas   |                                   | 3               |                 |
|                                                                                                   | Contenidos                | Resultados de Aprendizajes d      | e la            | Referencias a   |
|                                                                                                   | Contenidos                | Unidad                            |                 | la Bibliografía |
| Memoria ca                                                                                        | iche: implementación,     | Al término de la unidad se espera |                 |                 |
| grados de asociatividad, políticas de escritura write through y write back.                       |                           | que el alumno:                    |                 |                 |
|                                                                                                   |                           | - Comprenda las optimizac         | iones           |                 |
| Jerarquías de                                                                                     | memoria y jerarquías      | más avanzadas de un proces        | sador           |                 |
| de buses.                                                                                         |                           | moderno y su impacto e            | n la            |                 |
|                                                                                                   |                           | velocidad para ejecutar           | las             |                 |
| <b>Arquitecturas en pipeline</b> : register bypassing, register scoreboarding, branch prediction. |                           | instrucciones.                    |                 |                 |



| Arquitecturas superescalares: dependencias entre instrucciones.              |  |
|------------------------------------------------------------------------------|--|
| <b>Ejecución fuera de orden</b> : ejecución especulativa, register renaming. |  |

## Bibliografía

El curso es autocontenido y no requiere bibliografía de apoyo si se asiste a clases. A aquellos que deseen profundizar más sobre las materias vistas en este curso se les recomiendan los siguientes libros.

- M. Morris Mano, "Digital Design", Pretice Hall, 1984, código B.7.1 MANO84.
- William Stallings, ``Computer Organization and Arquitecture'', Prentice Hall.
- David A. Patterson and John L. Hennessy, "Computer Organization and Design: The Hardware/Software Interface", Isbn 1-55860-281-X, 1993.
- Stephen A. Ward, Robert Halstead Jr., ``Computer Structures'', Mc Graw Hill 1990, código B.1 WARD90.
- Andrew S. Tanenbaum, "Structured Computer Organization", Prentice Hall International 1990, código C.1 TANE90.

| Vigencia desde: | Marzo 2010               |
|-----------------|--------------------------|
| Elaborado por:  | Johan Fabry – Luis Mateu |
| Revisado por:   | ADD (noviembre 2009)     |